當前位置: 主頁 > 技術&應用 >
 

LDO基礎知識:雜訊 - 第2部分

本文作者:Aaron Paxton       點擊: 2019-02-01 10:13
前言:
在我的上一篇博文LDO基礎知識:雜訊 – 第1部分中,我探討了如何減少輸出雜訊和控制壓擺率,方法是為參考電壓(CNR/SS)並聯一個電容器。在本篇博文中,我將討論降低輸出雜訊的另一種方法:使用前饋電容(CFF)。

什麼是前饋電容?
前饋電容是一個可選的頂容器,與電阻分壓器的上半部電阻並聯,如圖 1 所示。
 

圖 1:使用前饋電容的NMOS低壓差穩壓器(LDO)

與降噪電容(CNR/SS)相似,添加前饋電容具有多種效果。最主要的是降噪,還包括改進穩定性、負荷回應和電源抑制比(PSRR)。(應用報告“使用前饋電容的低壓差穩壓器的優缺點,”詳盡討論了這些益處。)值得注意的是只有使用可調節LDO時才能使用前饋電容,因為此時電阻網路在外部。

降噪
LDO進行調節時會使用誤差放大器,而誤差放大器會使用電阻網路(R1和R2)來提高參考電壓的增益,從而驅動FET的柵極,這與同相放大器非常相似。參考的直流電壓將增加???倍。不過,考慮到誤差放大器的頻寬,您還可以寄望於參考電壓某些交流元件的放大功能。

通過為電阻分壓器上半部分電阻並聯電容器,您就針對特定頻率範圍引入了一個分流器。換言之,您使該頻率範圍內的交流元件貢獻于單位增益,此時R1類比短路的情況。(請牢記所用電容器的阻抗屬性,以便確定該頻率範圍。)

如圖 2 所示,您可以看到使用不同CFF值時,TPS7A91的雜訊下降效果。
 

圖 2:TPS7A91雜訊 vs. 頻率和CFF值

通過為電阻分壓器上半部分電阻並聯一個100nF電容器,可將雜訊從9μVRMS降至4.9μVRMS.

改進穩定性和瞬態回應
添加一個CFF還為LDO回饋環路引入了零點(ZFF)和極點(PFF),它們的計算見等式 1 和 2:
ZFF = 1 / (2 x π x R1 x CFF)                               (1)
PFF = 1 / (2 x π x R1 // R2 x CFF)                    (2)

在達到發生單位增益的頻率之前就形成零點,可以改善相位裕度,如圖 3 所示。
 

圖 3:僅使用前饋補償的典型LDO的增益/相點陣圖

您可以看到如果沒有ZFF,單位增益的發生大約將提前約200kHz。通過添加零點,單位增益頻率向右移動了一點(~300kHz),但是相位裕度也增加了。由於PFF位於單位增益頻率的右側,所以它對於相位裕度的影響也最小。

在改進LDO的負荷瞬態回應後,將看到相位裕度的明顯增加。在相位裕度增加後,LDO輸出將減少振鈴並更快速穩定。

改善PSRR
取決於零點和極點的設置,您還可以巧妙減少增益漂移。圖 3 顯示了零點對從100kHz開始的增益下降的影響。通過提高頻段內的增益,您還將改進該頻段的環路回應。這會改善該特定頻率範圍的PSRR。參見圖4。
 

圖 4:TPS7A8300 PSRR vs. 頻率和CFF值

如圖所示,增加CFF電容值,會將零點推向左側。催生較低頻率範圍內產生更佳的環路響應和相應PSRR。

當然,您必須選擇CFF值和適當添加零點ZFF和極點PFF,這樣才不會造成不穩定。遵守上面這個資料表給出的CFF限值,即可防止不穩定情況的出現。大電容值CFF會造成前述應用報告介紹的其他問題。

表 1 列出了有關CNR和CFF如何影響雜訊的經驗法則。

參數

雜訊

低頻率

(<1kHz)

中頻率

(1kHz-100kHz)

高頻率

(>100kHz)

降噪電容器(CNR)

+++

+

無效果

前饋電容(CFF)

+

+++

+


表 1:CNR和CFF vs 頻率

結論
正如本文論述的那樣,添加一個前饋電容可降噪,改進穩定性、負荷回應和PSRR。當然,您必須仔細選擇電容器才能維持穩定性。如果採用降噪電容器,交流性能將獲得大幅改善。這些是您需要牢記以便優化電源的幾個方法。

其他資源:
• 詳細閱讀LDO基礎知識博文。
• 閱讀應用指南:詳細檢測LDO雜訊。
• 查閱低壓差穩壓器選擇指南。
• 閱讀電子書LDO基礎知識。

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11