當前位置: 主頁 > 新聞 >
 

Cadence Cerebrus AI解決方案為客戶下世代設計帶來突破性成果

本文作者:Cadence       點擊: 2022-06-10 18:42
前言:
全球電子設計創新領導廠商益華電腦(Cadence Design Systems, Inc.)宣佈,Cadence Cerebrus智慧晶片設計工具(Intelligent Chip Explorer) 獲得客戶採用於其全新量產計劃。此基於 Cadence Cerebrus 採用人工智慧 (AI) 技術帶來自動化和擴展數位晶片設計能力,能為客戶優化功耗、效能和面積 (PPA),以及提高工程生產力,因而獲得客戶的青睞。

 
Cadence Cerebrus 運用革命性的AI技術,擁有獨特的強化學習引擎,可自動優化軟體工具和晶片設計選項,提供更好的 PPA進而大幅減少工程端的負荷和整體流片時間。例如,Cadence Cerebrus 布局優化功能,使客戶能夠超越常人的設計潛力縮小晶片尺寸。因此,Cadence Cerebrus 與完整的 Cadence 數位產品線相結合,藉由業界最先進從合成、設計實現到簽核的完整數位全流程,提供了突破性的工程設計優勢。

Cadence資深副總裁暨數位與簽核事業群總經理滕晉慶(Chin-Chi Teng)博士表示:「我們一直在尋找新的方法來幫助我們的客戶提高生產力,而Cadence Cerebrus以其 AI 能力減少耗時手動工作,使得工程師可以專注於更重要的專案。我們推出 Cadence Cerebrus的一年內,就顯著地看到我們的客戶快速採用並開始實現產品的全部潛力。客戶如聯發科技和瑞薩電子獲得PPA 改善和生產力提升,因而他們現在已經在量產計畫中廣泛採用了該工具。」

聯發科技導入量產流程

聯發科技是全球第四大無晶圓廠IC設計公司,在智慧手持裝置、智慧家庭應用、無線連結技術及物聯網產品等領域位居領先地位,每年有超過 20 億台內建聯發科技晶片的終端產品在全球上市。

聯發科技矽產品開發部門資深副總經理謝有慶表示:「在聯發科技,我們致力於提供最佳的 PPA,因此以AI為基礎的Cadence Cerebrus解決方案成為我們最新先進製程專案最合理的選擇。在SoC模塊設計上,Cadence Cerebrus 佈局規劃優化功能.可將該模塊晶片面積縮小 5%,並將功耗降低6% 以上。在獲得生產力提升、PPA更加優化且更易於整合到聯發科技CAD 流程等全面優勢之後,我們選擇採用 Cadence Cerebrus方案於我們的量產流程中。 」

瑞薩電子導入量產流程

瑞薩電子是為汽車、工業、基礎設施和物聯網產業提供微控制器、模擬和電源設備的領先供應商。

瑞薩電子公司共享研發 EDA 部門的副總裁Toshinori Inoshita 表示:「我們需要能夠改進各種節點和設計類型PPA 的自動化方法,藉由採用並優化 Cadence Cerebrus 以滿足我們所有特別的設計需求,並取得了許多顯著的設計成果。在先進製程 CPU 設計中,我們體驗到了更好的性能,在總體負時序裕量 (TNS) 提高了 75%。此外,我們採用Cadence Cerebrus 大幅降低了關鍵 MCU 設計的洩漏功率,讓我們進一步提高性能和生產力,並縮短流片時間。

Cadence Cerebrus 是 Cadence 數位流程的一部分,包括 Innovus設計實現流程、Genus合成方案和 Tempus時序簽核方案,並支持 Cadence 智慧系統設計策略,使客戶能夠實現卓越的 SoC 設計。有關 Cerebrus 的更多訊息,請瀏覽 www.cadence.com/go/cerebrucspr

關於Cadence 益華電腦
Cadence在運算軟體領域擁有超過30年的經驗,已為當今電子設計的領導者。公司以智慧系統設計 (Intelligent System Design) 為核心策略,提供軟體、硬體及半導體IP,協助電子設計從概念走向應用實現。Cadence服務全球客戶,從晶片、印刷電路板至整體系統打造尖端與創新的電子產品,以應用於超大型運算、5G通訊、汽車、行動、航太、消費性電子、工業及健康醫療等當今最活躍的市場。已連續8年,Cadence被財星雜誌評選為全球最佳百大職場之一。歡迎參考cadence.com

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11